●1.8 V单电源●信噪比(SNR):49.3 dBFS(200 MHz输入,250 MSPS)●无杂散动态范围(SFDR):65 dBc(200 MHz输入,250 MSPS)●低功耗功耗:314 mW(250 MSPS)●片上基准电压源和采样保持电压●每通道1.2 V峰峰值模拟输入范围●差分输入,500 MHz带宽●差分非线性(DNL)误差:±0.2 LSB●串行端口控制选项 - - 偏移二进制,格雷码或二进制补码数据格式 - 可选时钟占空比稳定器 - 内置可选数字测试码生成功能●引脚可编程省电功能●提供48引脚LFCSP封装集成双通道, 8位,250 MSPS ADC 1.8 V单电源,LVDS输出节电器可通过引脚可编程设置选择●编码时钟双模数转换器具有两个互连的数据采样通道,一个ENCODE输入量(编码时钟)用于控制采样频率。
两个模数转换器(ADCA,ADCB)同时对模拟输入信号AINA,AINB进行采样,并且并行输出数字信号(D0A至D7A和D0B至D7B)。
双通道模数转换器的采样频率范围为5Msps至60Msps。
由于ENCODE引脚的结构特性,芯片中的两个数据采样通道不能以交替方式工作。
●参考电压及其接口控制参考电压(VREF)接口连接到两个模数转换器。
当需要外部参考电压控制时,接口将跟踪数据采样通道增益和偏移。
模拟输入信号在被输入到数据采样通道之前由前端电路跟踪/保持,并且跟踪/保持电路在转换过程期间保持输入数据值不变。
2.5V基准电压源用于设置模数转换器的增益/偏移,并为模拟输入信号提供直流偏置。
为实现最佳动态性能,VREF引脚应通过0.1μF电容接地去耦,偏置电阻约为1kΩ,请参见图1.●休眠模式当系统停止数据采样时,选择休眠模式以最大限度地降低芯片功耗。
将PWRDN引脚设置为高电平会关闭双采样通道,并将功耗降至10mW以下(休眠模式)。
休眠模式下的数字输出引脚处于高阻态。
要取消睡眠模式,可以通过将PWRDN引脚接地来完成。
两个A / D转换通道同时由PWRDN引脚控制,任何通道都不能独立打开或关闭(A和B通道相互关联并共享编码时钟)。
●应用示例图2是基于双通道模数转换器的RGB视频编码器。
视频编码器由两个AD9059组成。
它首先对模拟视频信号进行滤波并分离R,G和B原色信号,然后分别对三原色信号进行采样和量化,以产生相应的8位数据,最终形成24位。
图像像素数据。
该设计充分体现了芯片双通道采样的设计理念,使图像编码更加方便,大大提高了图像数据的准确性,完全可以满足大多数数字图像处理的需要。